<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> pathwave design

Ceva加入Arm Total Design加速開(kāi)發(fā)面向基礎設施和非地面網(wǎng)絡(luò )衛星的端到端5G SoC

  • 幫助智能邊緣設備更可靠、更高效地連接、感知和推斷數據的全球領(lǐng)先硅產(chǎn)品和軟件IP授權許可廠(chǎng)商Ceva公司近日宣布加入Arm Total Design,旨在加速開(kāi)發(fā)基于A(yíng)rm? Neoverse?計算子系統(CSS)和Ceva PentaG-RAN 5G平臺的端到端5G定制SoC,用于包括5G基站、Open RAN設備和5G非地面網(wǎng)絡(luò )(NTN)衛星在內的無(wú)線(xiàn)基礎設施。Neoverse CSS 是經(jīng)過(guò)優(yōu)化、集成和驗證的平臺,能夠以更低成本和更快上市時(shí)間實(shí)現定制硅片設計。它與Ceva PentaG-RAN(全面的
  • 關(guān)鍵字: Ceva  Arm Total Design  非地面網(wǎng)絡(luò )衛星  5G SoC  

Dolphin Design宣布首款支持12納米FinFet技術(shù)的硅片成功流片

  • 這款測試芯片是業(yè)界首款采用12納米FinFet(FF)技術(shù)為音頻IP提供完整解決方案的產(chǎn)品。該芯片完美結合了高性能、低功耗和優(yōu)化的占板面積,為電池供電應用提供卓越的音質(zhì)與功能。這款專(zhuān)用測試芯片通過(guò)加快產(chǎn)品上市進(jìn)程、提供同類(lèi)最佳性能、及確保穩健的產(chǎn)品設計,堅定客戶(hù)對Dolphin Design產(chǎn)品的信心,再度證實(shí)了Dolphin Design在混合信號IP領(lǐng)域的行業(yè)領(lǐng)先地位。2024年2月22日,法國格勒諾布爾——高性能模擬、混合信號、處理知識產(chǎn)權(IP)以及ASIC設計的行業(yè)領(lǐng)先供應商Dolphin De
  • 關(guān)鍵字: Dolphin Design  12納米  12nm  FinFet  成功流片  

Dolphin Design公司支持Orca公司直連衛星通信射頻SoC設計

  • 2023年8月3日,格勒諾布爾。提供電源管理、音頻和處理器等半導體IP解決方案及ASIC設計服務(wù)的領(lǐng)先企業(yè)Dolphin Design今天宣布,已與無(wú)晶圓廠(chǎng)半導體公司Orca Systems合作開(kāi)發(fā)ORC3990。這是一款高度集成的無(wú)線(xiàn)片上系統(SoC),可通過(guò)衛星和Orca的新一代射頻SoC產(chǎn)品提供物聯(lián)網(wǎng)(IoT)連接。Orca 的無(wú)線(xiàn)SoC包括一個(gè)電源管理單元(PMU),該單元基于Dolphin Design為衛星物聯(lián)網(wǎng)終端SoC等超低功耗應用量身定制的全套電源管理IP,用于直連衛星和其他工
  • 關(guān)鍵字: Dolphin Design  Orca  衛星通信射頻SoC  

是德科技推出PathWave Design 2024,為企業(yè)EDA工作流提供自動(dòng)化和協(xié)作支持

  • · Python API 框架可以自動(dòng)執行跨工具工作流,從而提高射頻/微波和高速數字設計的生產(chǎn)效率· 提供知識產(chǎn)權(IP)和設計數據管理,助力全球工程團隊提高效率、推動(dòng)協(xié)作和設計重用,將硬件設計付諸實(shí)踐· 使用云端高性能計算加速仿真,縮短復雜電路和系統的上市時(shí)間是德科技(Keysight Technologies, Inc.)推出 PathWave Design 2024。這套新版本的電子設計自動(dòng)化(EDA)軟件工具為設計工程師帶來(lái)了全新的軟件自動(dòng)化、設計數據及 IP 管理,
  • 關(guān)鍵字: 是德科技  PathWave Design  EDA  

Dolphin Design推出用于聲音分類(lèi)的創(chuàng )新IP,可減少99%的功耗

  • Dolphin Design是提供電源管理、音頻和處理器以及ASIC設計服務(wù)的半導體IP解決方案的領(lǐng)導者,今天宣布推出WhisperExtractor,這是一個(gè)改變游戲規則的混合信號IP,用于支持語(yǔ)音和音頻的SoC。WhisperExtractor IP能夠以μW級別的功耗實(shí)現語(yǔ)音和聲音分類(lèi),為突破性的在線(xiàn)語(yǔ)音用戶(hù)界面和在線(xiàn)聲音檢測鋪平道路。該IP增強了旨在實(shí)現關(guān)鍵詞識別(KWS)、自動(dòng)語(yǔ)音識別(ASR)、自然語(yǔ)言處理(NLP)或智能安全攝像頭等電池供電的高能效聲音分類(lèi)應用。WhisperExtracto
  • 關(guān)鍵字: Dolphin Design  聲音分類(lèi)  IP  

Dolphin Design推出用于聲音分類(lèi)的創(chuàng )新IP,可減少99%的功耗

  • 2023年6月28日,格勒諾布爾。Dolphin Design是提供電源管理、音頻和處理器以及ASIC設計服務(wù)的半導體IP解決方案的領(lǐng)導者,今天宣布推出WhisperExtractor,這是一個(gè)改變游戲規則的混合信號IP,用于支持語(yǔ)音和音頻的SoC。WhisperExtractor IP能夠以μW級別的功耗實(shí)現語(yǔ)音和聲音分類(lèi),為突破性的在線(xiàn)語(yǔ)音用戶(hù)界面和在線(xiàn)聲音檢測鋪平道路。該IP增強了旨在實(shí)現關(guān)鍵詞識別(KWS)、自動(dòng)語(yǔ)音識別(ASR)、自然語(yǔ)言處理(NLP)或智能安全攝像頭等電池供電的高能效聲音分類(lèi)應
  • 關(guān)鍵字: Dolphin Design  聲音分類(lèi)  IP  

是德科技推出 PathWave ADS 2024新版本

  • ·     電子設計自動(dòng)化軟件套件助力開(kāi)發(fā)人員設計創(chuàng )新的 5G 和 6G 半導體芯片,為新一代無(wú)線(xiàn)系統賦能·     新一代EM求解器、應用感知網(wǎng)格算法以及創(chuàng )新的電路聯(lián)合設計與仿真方法,加快 3D 電磁分析進(jìn)程·     RFPro 增強功能,簡(jiǎn)化單片微波集成電路和射頻模塊設計流程,通過(guò)電磁仿真提高電路設計人員的工作效率·     電熱仿真、信號調
  • 關(guān)鍵字: 是德科技  PathWave  毫米波  6G  

西門(mén)子收購 Avery Design Systems,進(jìn)一步擴展集成電路驗證解決方案

  • · 此項收購進(jìn)一步擴展西門(mén)子企業(yè)級驗證平臺,將 Avery Design Systems的驗證協(xié)議和合規性測試套件產(chǎn)品添加至平臺之中?!?nbsp;客戶(hù)可以在仿真、硬件模擬和原型設計的周期內利用西門(mén)子的驗證方案優(yōu)化質(zhì)量并縮短上市時(shí)間。西門(mén)子數字化工業(yè)軟件近日簽署對 Avery Design Systems 公司的收購協(xié)議。Avery Design Systems 總部位于美國馬塞諸塞州的圖克斯伯里,是一家獨立于仿真的驗證 IP 供應商。收購后 Avery Desig
  • 關(guān)鍵字: 西門(mén)子  Avery Design Systems  集成電路驗證  

Windows 10資源管理全新概念設計來(lái)了:顏值不俗

  • 如果你對Windows 10的設計風(fēng)格一直不滿(mǎn)意的話(huà),你應該去了解一下Fluent Design。
  • 關(guān)鍵字: Windows  10概念設計  luent Design System  

一種低損耗頻分復用多工器的設計與仿真

  • 本文介紹了一種基于帶通濾波器和環(huán)行器構建的頻分復用的多工器,提出了工程設計及仿真流程,通過(guò)8GHz微波頻段的2+1頻分復用(FD)的多工器實(shí)例進(jìn)行驗證,實(shí)現311.32 MHz收發(fā)間隔、28 MHz信號帶寬的三工收發(fā),且仿真與測試結果較為吻合,設計方法合理、有效。
  • 關(guān)鍵字: 帶通濾波器  多工器  AWR Design  頻分復用  201811  

Design Compiler 2010將綜合和布局及布線(xiàn)的生產(chǎn)效率提高2倍

  • 半導體設計、驗證和制造的軟件及知識產(chǎn)權(IP)供應商新思科技有限公司(Nasdaq:SNPS)日前宣布:該公司在其Galaxytrade;設計實(shí)現平臺中推出了最新的創(chuàng )新RTL綜合工具Design Compilerreg; 2010,它將綜合和物理層實(shí)
  • 關(guān)鍵字: Compiler  Design  布局    

小米全資收購設計公司RIGO Design

  •   2月3日下午消息,小米公司宣布全資收購設計公司RIGO Design(以下簡(jiǎn)稱(chēng)RIGO),并將吸納整個(gè)團隊,RIGO將作為小米的一個(gè)獨立部門(mén),創(chuàng )始人朱印將擔任首席設計師,并出任該部門(mén)的負責人。   朱印表示,加入小米之后,RIGO將不再承接外部業(yè)務(wù),未來(lái)還將吸納更多卓越的設計人才,全心打造小米的產(chǎn)品體驗,服務(wù)好小米用戶(hù)。   據了解,RIGO是專(zhuān)注于互聯(lián)網(wǎng)行業(yè)的用戶(hù)體驗設計公司, 多年來(lái)為國內外多家IT企業(yè)與移動(dòng)互聯(lián)網(wǎng)公司,提供了產(chǎn)品體驗與商業(yè)價(jià)值并重的設計解決方案。   在RIGO參與主導設計
  • 關(guān)鍵字: 小米  RIGO Design  

意法半導體(ST)發(fā)布智能生活解決方案

  •   橫跨多重電子應用領(lǐng)域、全球領(lǐng)先的半導體供應商意法半導體(STMicroelectronics,簡(jiǎn)稱(chēng)ST)近期發(fā)布多款智能生活解決方案:   下一代輸電技術(shù):更低的功耗,徹底改變傳統電源供電方式   智能家居應用:監視室內外環(huán)境,控制家庭聯(lián)網(wǎng)設備   穿戴式應用:實(shí)時(shí)采集環(huán)境和生物信息   下一代輸電解決方案   作為下一代電源技術(shù),無(wú)線(xiàn)充電是電器工業(yè)內一個(gè)快速增長(cháng)的應用領(lǐng)域,意法半導體推出基于先進(jìn)數字電源控制芯片的符合WPC的Qi標準的無(wú)線(xiàn)充電解決
  • 關(guān)鍵字: 意法半導體  MEMS  e-Design  

使用 PlanAhead Design 工具提高設計性能

  • PlanAhead 軟件提供了一種解決方案越來(lái)越多的客戶(hù)在賽靈思reg; PlanAheadtrade; 設計分析工具提供的層次化設計方法學(xué)中找到解決方案。PlanAhead 軟件為 FPGA 設計流程增加了可視性和控制。通過(guò)解決物理方面(介于邏
  • 關(guān)鍵字: PlanAhead  Design  設計性能    

Design Compiler 2010將綜合和布局及布線(xiàn)的生產(chǎn)效

  • 半導體設計、驗證和制造的軟件及知識產(chǎn)權(IP)供應商新思科技有限公司(Nasdaq:SNPS)日前宣布:該公司在其Galaxytrade;設計實(shí)現平臺中推出了最新的創(chuàng )新RTL綜合工具Design Compilerreg; 2010,它將綜合和物理層實(shí)
  • 關(guān)鍵字: Compiler  Design  2010  布局    
共21條 1/2 1 2 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>